FOWLPFOWLP (英: fan out wafer level package) とは、プリント基板上に単体の高集積度半導体を表面実装する時に小さな占有面積で済ませられる半導体部品のパッケージの一形態。 概要ウエハーレベルパッケージとして先に普及したWLCSP(英: wafer level chip scale package)がパッケージ面積と半導体チップ面積が同じであるのに対して、FOWLPではパッケージの面積が半導体チップ面積より大きく、チップの外側まで端子を広げること(英: fan out)ができるのでチップ面積と比べて端子数が多い用途でも採用できる[1]。 構造WLCSPとは異なり、パッケージ基板がなく、代わりにチップの端子から配線を引き出す再配線層を半導体工程で作り、外部端子につなげる。パッケージ基板がないので薄く、配線長が短いのでインダクタンスや静電容量が少なくなるので信号の伝送速度の高速化、パッケージ基板が不要なので製造費用が安くなることが期待される[1]。 出典関連項目 |
Index:
pl ar de en es fr it arz nl ja pt ceb sv uk vi war zh ru af ast az bg zh-min-nan bn be ca cs cy da et el eo eu fa gl ko hi hr id he ka la lv lt hu mk ms min no nn ce uz kk ro simple sk sl sr sh fi ta tt th tg azb tr ur zh-yue hy my ace als am an hyw ban bjn map-bms ba be-tarask bcl bpy bar bs br cv nv eml hif fo fy ga gd gu hak ha hsb io ig ilo ia ie os is jv kn ht ku ckb ky mrj lb lij li lmo mai mg ml zh-classical mr xmf mzn cdo mn nap new ne frr oc mhr or as pa pnb ps pms nds crh qu sa sah sco sq scn si sd szl su sw tl shn te bug vec vo wa wuu yi yo diq bat-smg zu lad kbd ang smn ab roa-rup frp arc gn av ay bh bi bo bxr cbk-zam co za dag ary se pdc dv dsb myv ext fur gv gag inh ki glk gan guw xal haw rw kbp pam csb kw km kv koi kg gom ks gcr lo lbe ltg lez nia ln jbo lg mt mi tw mwl mdf mnw nqo fj nah na nds-nl nrm nov om pi pag pap pfl pcd krc kaa ksh rm rue sm sat sc trv stq nso sn cu so srn kab roa-tara tet tpi to chr tum tk tyv udm ug vep fiu-vro vls wo xh zea ty ak bm ch ny ee ff got iu ik kl mad cr pih ami pwn pnt dz rmy rn sg st tn ss ti din chy ts kcg ve
Portal di Ensiklopedia Dunia