JマシンJマシン(ジェリービーン・マシン、en: Jellybean-Machine, J–Machine)は、MITコンカレントVLSIアーキテクチャ・グループとインテル・コーポレーションによって設計された並列コンピュータである。このマシンは「ジェリービーン」部品 – それぞれにプロセッサ、メモリ、高速通信インターフェイスが搭載される、安価で豊富なコモデティ部品 – と、きめ細かい並列プログラムを実装するための新しいネットワーク・インターフェースを使用した[1]。 歴史Jマシン・プロジェクトは、ビル・ダリーのカルテック博士号課程における研究活動に基づいて1988年に開始された[2]。 この研究の哲学は「プロセッサは安く、メモリは高価である」であり、プロジェクト名にある「J 」は小さく安価なキャンディーであるジェリービーンの略である。多数のプロセッサを利用するために、このマシンはメッセージ・パッシングを使用した新しいネットワーク・インターフェイスを備えていた[3]。これにより、ノードは2マイクロ秒以内に他のノードにメッセージを送信できるようになった[4]。 (マシン1機あたり)1024ノードのJマシン・システムが3機、構築され、MIT、カリフォルニア工科大学、アルゴンヌ国立研究所に保管されている[5]。 関連項目
外部リンクノート
|